

# Ministerio de Cultura y Educación Universidad Nacional de San Luis Facultad de Ciencias Físico Matemáticas y Naturales Departamento: Informatica

(Programa del año 2008) (Programa en trámite de aprobación) (Presentado el 05/08/2008 08:53:58)

Area: Area II: Sistemas de Computacion

#### I - Oferta Académica

| Materia                       | Carrera                     | Plan | Año  | Período         |
|-------------------------------|-----------------------------|------|------|-----------------|
| (OPTATIVAS) ESPECIFICACION DE | LIC.EN CS.DE LA COMPUTACION |      | 2008 | 2° cuatrimestre |
| DISEÑOS DIGITALES EN VHDL     |                             |      |      |                 |

## II - Equipo Docente

| Docente                    | Función           | Cargo     | Dedicación |
|----------------------------|-------------------|-----------|------------|
| GROSSO, ALEJANDRO LEONARDO | Prof. Responsable | P.Adj Exc | 40 Hs      |

### III - Características del Curso

| Credito Horario Semanal |          |                   |                                       |       |
|-------------------------|----------|-------------------|---------------------------------------|-------|
| Teórico/Práctico        | Teóricas | Prácticas de Aula | Práct. de lab/ camp/ Resid/ PIP, etc. | Total |
| Hs                      | 2 Hs     | 2 Hs              | 2 Hs                                  | 6 Hs  |

| Tipificación                                   | Periodo         |  |
|------------------------------------------------|-----------------|--|
| B - Teoria con prácticas de aula y laboratorio | 2° Cuatrimestre |  |

| Duración   |            |                     |                   |
|------------|------------|---------------------|-------------------|
| Desde      | Hasta      | Cantidad de Semanas | Cantidad de Horas |
| 11/08/2008 | 14/12/2008 | 15                  | 90                |

### IV - Fundamentación

Este curso forma parte de las asignaturas optativas para los alumnos de quinto año de la Lic. en Cs. de la Computación. Es una asignatura que introduce al alumno en el desarrollo de circuitos digitales y en el uso de herramientas que permiten sintetizar hardware desde una especificación en el lenguaje de descripción de hardware VHDL. El desarrollo de la asignatura consiste en clases teóricas que introducen el lenguaje VHDL, la especificación de diferentes circuitos aritméticos y la especificación de máquinas secuenciales. Las clases prácticas y de laboratorio permiten al alumno utilizar las herramientas de software para especificar, simular y sintetizar diseños digitales como así también configurar dispositivos de hardware programables (CPLD y FPGA).

## V - Objetivos / Resultados de Aprendizaje

El objetivo de esta asignatura es introducir al alumno en la especificación de circuitos digitales. El alumno comprenderá la construcción de circuitos digitales mediante la utilización de lenguajes de descripción hardware que permiten la obtención del circuito deseado en forma automática. Dicha descripción puede servir tanto para configurar dispositivos electrónicos programables como para producir el "layout" (plano a ser impreso sobre el silicio) del circuito para su fabricación. Para ello aprenderá el uso de herramientas de software que permiten la especificación, simulación y síntesis de un circuito digital.

### VI - Contenidos

## Unidad 1:

Elementos básicos de VHDL: identificadores, literales, tipos, tipo enumerado, tipo escalar, tipo físico, tipo record, tipo array,

tipo pointer, tipo file, subtipos, constantes, variables, señales. Paquete estandard, entidad y arquitectura.

#### Unidad 2:

Conceptos de modelización en VHDL: Procesos, comunicación entre procesos y sincronización de procesos. Señales: formas de onda, eventos, drivers y atributos. Ciclo de simulación. Resolución de señales. El tipo resuelto std\_logic.

#### Unidad 3:

Sentencias concurrentes de VHDL. Sentencia proceso. Sentencia assert. Sentencia de llamada a procedimiento. Sentencia de asignación de señal

condicional. Sentencia de asignación de señal seleccionada. Sentencia de instanciación de componentes. Sentencias generate. Sentencia Block.

#### Unidad 4:

Sentencias secuenciales de VHDL. Sentencia de asignación de variable. Sentencia de asignación de señal. Sentencia if. Sentencia case. Sentencia loop. Sentencia next. Sentencia exit. Sentencia null. Sentencia de llamada a procedimiento. Sentencia return. Sentencia assert. Sentencia wait.

#### Unidad 5:

Procedimientos y funciones: declaración y definición. Definición de operadores. Sobrecarga de funciones y operadores. Paquete std\_logic\_1164. Paquete numeric\_std.

### Unidad 6:

Sumador carry-ripple. Sumador fast-carry. Computación de los prefijos. Sumador prefijo. Multiplicación. Multiplicación high-radix.

### Unidad 7:

Máquinas de estado finitas. Máquina de Moore. Máquina de Mealy. Especificación de máquinas de Moore con dos procesos. Recepción y transmisión serie.

### VII - Plan de Trabajos Prácticos

#### Práctico 1:

Especificación de una compuerta NAND de tres entradas. Especificación

de diferetes circuitos combinacionales como multiplexores, decodificadores, codificadores, semisumadores, sumadores completos, etc., utilizando sentencias concurrentes.

### Laboratorio 1:

Familiarización con las herramientas de software. Especificación, simulación y sìntesis de los ejercicios del práctico 1.

## Práctico 2:

Especificación de una compuerta NAND de tres entradas. Especificación

de diferetes circuitos combinacionales como multiplexores, decodificadores, codificadores, semisumadores, sumadores completos, etc., utilizando sentencias procesos.

### Laboratorio 2:

Especificación, simulación y sìntesis de los ejercicios del práctico 2.

### Práctico 3:

Especificación de un sumador carry-ripple, sumador fast-carry, y sumador prefijo, un sumador sintetizable por la herramienta de software.

## Laboratorio 3:

Especificación, simulación y sìntesis de los ejercicios del práctico 3.

Análisis de tiempos para las distintas especificaciones y análisis del área utilizada por los distintos sumadores.

#### Práctico 4:

Especificación de un multiplicador add-shift, de multiplicadores hihg-radix para radix 4 y 8.

#### Laboratorio 4:

Especificación, simulación y sìntesis de los ejercicios del práctico 4.

Análisis de tiempos para las distintas especificaciones y análisis del área utilizada por los distintos multiplicadores.

#### Práctico 5:

Especificación de máquinas de estado finitas tipo Mealy y tipo Moore. Especifición de máquinas de estado con salida memorizada ("registered").

#### Laboratorio 5:

Especificación, simulación y sìntesis de los ejercicios del práctico 5.

#### Laboratorio 6:

Especificación, simulación y síntesis de un transmisor serie.

# VIII - Regimen de Aprobación

La asignatura es promocional. El alumno debe aprobar todos los laboratorios y adicionalmente debe realizar un proyecto de mediana complejidad siguiendo los pasos de especificación, simulación, síntesis y configuración del dispositivo programable. Habiendo cumplimentado con lo anterior el alumno obtiene una calificación de 0 (cero) a 10 (diez). No se prevée la posibilidad de que el alumno obtenga la regularidad. Los alumnos que trabajan tienen una recuperación adicional para los prácticos y el proyecto final.

## IX - Bibliografía Básica

[1] K. C. Chang, "Digital Design and Modeling with VHDL and Synthesis. IEEE computer society. ISBN 0-8186-7716-3.

[2] K. Skahill, "VHDL for Programmable Logic". Addison Wesley. ISBN 0-201-89573-0.

[3] J. M. Bergé, A. Fonkoua, S. Maginot y J. Rouilliard, "VHDL Designer"s Reference". Kluwer Academic Publishers. ISBN 0-7923-1756-4.

### X - Bibliografia Complementaria

[1] N. Wirth, "Digital Circuit Design, An Introductory Textbook". Springer. ISBN 3-540-58577-X.

### XI - Resumen de Objetivos

Diseñar circuitos digitales. Utilizar herramientas de sofware que asisten el proceso de diseño e implementación de circuitos digitales. Especificar circuitos digitales. Simular circuitos digitales. Analizar los costos de tiempo y área de los circuitos sintetizados. Configurar dispositivos programables.

### XII - Resumen del Programa

- 1) Elementos básicos del lenguaje de especificación VHDL.
- 2) Sentencias Secuenciales de VHDL.
- 3) Sentencias Concurrentes de VHDL.
- 4) Subprogramas en VHDL.
- 5) Especificación de circuitos combinacionales
- 6) Especificación de circuitos síncronos.

# XIII - Imprevistos

Comunicarse con la cátedra.

Oficina 4. Primer Piso. Bloque II.

| XIV - Otros |                                   |
|-------------|-----------------------------------|
|             |                                   |
|             |                                   |
|             |                                   |
| ELEVAC      | IÓN y APROBACIÓN DE ESTE PROGRAMA |
|             | Profesor Responsable              |
| Firma:      |                                   |
| Aclaración: |                                   |

Sistemas de computación. Departamento de Informática.

Fecha:

Universidad Nacional de San Luis. Ejercito de los Andes 950. CP 5700.

Facultad de Cs. Físico, Matemáticas y Naturales.